跳转到主要内容

PCB设计故障的三大原因,你猜到了吗?

cathy /

作为工程师我们想到了系统可能发生故障的所有方式,并且一旦发生故障,我们已经准备好对其进行修复。避免故障在PCB设计中更为重要。更换在现场损坏的电路板可能会很昂贵,而且客户的不满意通常会更加昂贵。这就是在设计过程中牢记PCB板损坏的三个主要原因的重要原因:制造缺陷,环境因素和设计不足。尽管其中一些因素可能无法控制,但在设计阶段可以缓解许多因素。这就是为什么在设计过程中计划很坏的情况可以帮助您的板发挥一定性能的原因。

<strong>01、制造缺陷</strong>

PCB设计板损坏的常见原因之一是由于制造缺陷。这些缺陷可能很难发现,发现后甚至更难修复。尽管其中一些可以进行设计,但其他一些则必须由合同制造商(CM)进行修复。

根据经验总结的PCB设计完成后需要检查的内容

cathy 提交于

1. 检查高频、 高速、 时钟及其他脆弱信号线, 是否回路面积最小、 是否远离干扰源、 是否有多余的过孔和绕线、是否有垮地层分割区

<center><img src="http://mouser.eetrend.com/files/2021-02/博客/100061708-122088-1.jpg&quot; alt=“” width="600"></center>

2. 检查晶体、 变压器、 光藕、 电源模块下面是否有信号线穿过, 应尽量避免在其下穿线,特别是晶体下面应尽量铺设接地的铜皮。

3. 检查定位孔、定位件是否与结构图一致, ICT定位孔、 SMT定位光标是否加上并符合工艺要求。

4. 检查器件的序号是否按从左至右的原则归宿无误的摆放规则,并且无丝印覆盖焊盘;检查丝印的版本号是否符合版本升级规范,并标识出。

5. 报告布线完成情况是否百分之百;是否有线头;是否有孤立的铜皮。

PCB设计十大误区-绕不完的等长(五)

cathy 提交于

<strong><font color="#004a85">作者:吴均 一博科技高速先生团队队长</font> </strong>

<strong>1、串行总线来了</strong>

绕线话题从开篇到结尾,花了好几个月哈,老是出差,没有时间静下来写东西。不过或许出差也只是借口,而是因为时序绕线这个话题实在是有点难写好吧。不管怎么说,挖下的坑是一定要埋上的,今天就是绕不完的等长的最后一篇,串行总线来了。

上一篇文章发出来之后,不少网友回复说,DDR3的同组数据并不需要做到5mil等长这么严格呀。看到这样的回复,高速先生们都是热泪盈眶:“同志,见到你真好……”。说实话,写这个系列文章还是有点私心的,希望以后不会再收到客户提出的+/-1mil,+/-0.5mil等长这样的要求,我们已经是很满足了。+/-5mil或者+/-10mil,这已经不是个事了,咬咬牙,加点班,这个等长我们就忍了。

到了串行总线,貌似速率更高了,大家对等长的要求也更严格了。那么串行总线到底是什么鬼?

PCB设计十大误区-绕不完的等长(三)

cathy /

<strong><font color="#004a85">作者:吴均 一博科技高速先生团队队长</font> </strong>

<strong>1、源同步总线时序</strong>

上一篇文章不知道大家有没有看晕了,讲时序确实是吃力不讨好哈。看看上一篇文章大家的回复:

@南昌米粉-萝卜妈:最大还是受限于Tco,一般2点几个ns,速率越高时序越难满足,所以共同时钟就升级为源同步,信号时钟从同一个芯片发出。

@绝对零度:主要因素是时钟的串扰,数据的Tco难以减小。解决方法就是使用源同步时钟系统,和差分时钟。典型应用就是DDR。

@山水江南:共同时钟总线的数据时长与时钟时长不匹配,还受时序偏差最大的通道影响,如:时钟偏差、数据偏差、Jitter、串扰等。使用源同步时钟,让时钟和每Bit数据一起发送,消除时钟和数据的偏差。