根据经验总结的PCB设计完成后需要检查的内容
1. 检查高频、 高速、 时钟及其他脆弱信号线, 是否回路面积最小、 是否远离干扰源、 是否有多余的过孔和绕线、是否有垮地层分割区
<center><img src="http://mouser.eetrend.com/files/2021-02/博客/100061708-122088-1.jpg" alt=“” width="600"></center>
2. 检查晶体、 变压器、 光藕、 电源模块下面是否有信号线穿过, 应尽量避免在其下穿线,特别是晶体下面应尽量铺设接地的铜皮。
3. 检查定位孔、定位件是否与结构图一致, ICT定位孔、 SMT定位光标是否加上并符合工艺要求。
4. 检查器件的序号是否按从左至右的原则归宿无误的摆放规则,并且无丝印覆盖焊盘;检查丝印的版本号是否符合版本升级规范,并标识出。
5. 报告布线完成情况是否百分之百;是否有线头;是否有孤立的铜皮。
PCB设计十大误区-绕不完的等长(五)
<strong><font color="#004a85">作者:吴均 一博科技高速先生团队队长</font> </strong>
<strong>1、串行总线来了</strong>
绕线话题从开篇到结尾,花了好几个月哈,老是出差,没有时间静下来写东西。不过或许出差也只是借口,而是因为时序绕线这个话题实在是有点难写好吧。不管怎么说,挖下的坑是一定要埋上的,今天就是绕不完的等长的最后一篇,串行总线来了。
上一篇文章发出来之后,不少网友回复说,DDR3的同组数据并不需要做到5mil等长这么严格呀。看到这样的回复,高速先生们都是热泪盈眶:“同志,见到你真好……”。说实话,写这个系列文章还是有点私心的,希望以后不会再收到客户提出的+/-1mil,+/-0.5mil等长这样的要求,我们已经是很满足了。+/-5mil或者+/-10mil,这已经不是个事了,咬咬牙,加点班,这个等长我们就忍了。
到了串行总线,貌似速率更高了,大家对等长的要求也更严格了。那么串行总线到底是什么鬼?
分页
- 页面 1
- 下一页